EDA-DSP实验室招标公告

发布者:系统管理员发布时间:2018-07-11浏览次数:184

为满足科研与教学实验需要,我院现对 EDA+DSP实验室设备进行公开招标,欢迎具备条件的供应商根据特定的招标要求及产品功能、技术指标来投标。

一、采购项目名称及内容

    1、项目名称:EDA+DSP实验室设备招标采购

    2、项目编号:CJXY-JD-2018011

   3、项目地点:安徽建筑大学城市建设学院

    4、项目内容:详情见附件

二、投标人资格

    (一)符合《中华人民共和国政府采购法》第二十二条规定;

    1、具有独立承担民事责任的能力;

    2、具有良好的商业信誉和健全的财务会计制度;

    3、具有履行合同所必需的设备和专业技术能力;

    4、有依法缴纳税收和社会保障资金的良好记录;

    5、参加本次采购活动前三年内,在经营活动中没有重大违法记录;

    6、法律、行政法规规定的其他条件。

   (二)其他资格

    1、注册资金 100 万元以上。

    2、有良好的资金、财务状况

    3、产品及生产所需装备符合中国政府规定的相应技术标准和环保标准。

三、报名

    1报名时间: 2018  712日至 2018  719

    2、报名方式:购买招标文件+发送相关信息(公司资质、法人授权委托书及身份证电子档、联系人及联系方式、报名项目名称、转账截图)至1092441854@qq.com

    3、报名费用:每个项目招标文件 200 元。电子转账我院账户。

    单位名称:安徽建筑大学城市建设学院

    账号:20000 40588 27103 000000 34

    开户行:巢湖农村商业银行黄麓支行

四、递标、开标

    1、标书递交时间:开标时间前一小时止。

    2、标书递交地点:安徽建筑大学城市建设学院办公室(图书馆五楼)。

    3、开标时间:20180720930分。

    4、开标地点:安徽建筑大学城市建设学院图书馆一楼会议室。

五、联系人及联系方式

    业务联系:吴老师  0551-88561515 177560031411092441854@qq.com

    项目联系:栗文静18095652792

  

  

  

  

附件:.EDA+DSP实验室招标采购设备数量及主要技术指标


编号

主要设备名称

数量

主要技术指标

01

EDA实验箱

20

一、系统配置:

下载模块:

1USB-Blaster JTAG编程下载器,

2ByteBlasterMV编程下载器,能对不同公司的FPGA/CPLD51单片机在线编程;

电源模块:

1)内置电源,含标准+/-12V5V3.3V2.5V1.5V混合工作电压功率输出电路模块;

2)过载保护开关电源;

显示、接口模块:

1LED、数码管、扬声器;

210键,单键可输出4位二进制,显示为HEX形式;

3)可输入最高达32位二进制数,以HEX形式显示;

4)含12个可重配置实验电平开关;2个其他用途键;

5)含扫描的智能译码电路模块,直通非译码、BCD译码、16进制译码;

67800X480数字TFT彩色液晶屏;

720X4字符液晶,4*4矩阵键盘;

8)步进电机,能进行步进细分控制实验;

9)直流电机,含闭环转速控制系统,光电脉冲计数,提供光电脉冲硬件消抖动设计;

10)数字温度测控模块;

11)完成图象或文字显示功能的VGA接口;

12)标准PS/2鼠标接口和PS/2键盘接口各1个;

13CPLD3032接口模块;

1416LED独立控制端。

数模器件及存储器模块

1)含A/DD/A器件及其接口;

2)含D/ALM311构成的FPGA可控A/D设计项目模块;

3)供DDS函数发生器用的幅度、偏移调谐模块;

4)含有源滤波电路,供波形发生器的设计之用;

扩展模块:

1)兼容模拟EDA器件含ispPAC器件适配板;

2)可增加DDS函数发生器接口;

3)外扩展IO口模块;

4CPLD/FPGA万能接口模块;

时钟源模块:

1)含420MHz1Hz标准频率宽频信号源;

其它附件:

1)电源线、UART通信电缆、在系统下载电缆、扩展口连接线。

适配板型号GW3C40A

硬件资源:

1FPGA EP3C40Q240,约200万门规模;约4万逻辑宏单元;120RAM bit,是FLEX 10K102016倍;22LVDS差分通道;2529X9bit嵌入式硬件数字乘法器;4个锁相环,可分/倍频范围:2kHz-1300MHz8个差分专用时钟通道。

2)用于FPGA掉电保护配置器件16M Flash10万次重复编程次数,且可兼作软核嵌入式系统数据存储器;

接口资源:

1JTAGAS下载口;

2USB接口;

3PS/2键盘、鼠标接口一个;

4VGA口一个;

5)以太网口;

6EPM3032A CPLD

7RS232串口1个;

8SD卡接口,可接1-2GB Flash

920MHz时钟源(可倍频到300MHz1个;

10)语音采样口;

11)立体声输出口;

12MIC模拟输入口;

13)高速时钟口一个;

14IO扩展口

15)字符、点阵液晶接口;

16)扬声器一个。

17)超高速双通道DACADC板接口;

适配板型号GW_ADDA

硬件资源:

1180MHz转换时钟率双路超高速10DAC

250MHz单通道超高速8ADC;

3300MHz超高速单运放2;

4)专用时钟输入口;

二、EDA实验项目:

EDA基础实验

18位全加器实验;

2 21多路选择器;

34位加法计数器;

4 8位硬件加/减法器;

5)秒表设计抢答器设计

67段译码器设计;

78位动态扫描显示;

8)数控分频器;

9正负脉宽调制器;        

10移位寄存器;            

11正弦信号发生器;      

12 816进制频率计;

13序列检测器;                

14状态机控制ADC采样

15比较器和DA实现AD;

16 RAM自定制实验

17 ROM自定制实验;         

18 FIFO实验;           

02

DSP实验箱

20

一、系统配置

硬件特点:
 - 主处理器:TMS320DM6437
CPU1 C64x+DaVinci Video
Video Port1 Dedicated Output
 1 Dedicated Input
PWM3CAN1 HECCVLYNQ1
  - 板载存储器:
·NOR FLASH128Mbit ·DDR22Gbit
  - 外设接口:
·音频接口:LINE INMIC INEARPHONELINE OUT
·视频接口:模拟视频输入:1
模拟视频输出:1
VGA输出:1
 10/100M以太网接口:1

RS-232接口:1
CAN总线接口:1RS-485接口:1
VLYNQ接口:1
用户开关:4位;用户指示灯:4
用户开关(Boot模式)2个,6
复位开关
100P扩展接口:
 DSP核心板:2(插座),可与DSP扩展板连接
 DSP扩展板:2(插针),可与DSP核心板连接
·34P扩展接口:4个,扩展DSP引脚,可与教学实验箱连接
 - 电源:
·核心板供电模块:采用2P插座,可在核心板独立工作时供电
·扩展板+5V电源输入:在开发套件工作时提供+5V电源
 - 产品尺寸:
·核心板外形尺寸:70mm×55mm
·扩展板外形尺寸:160mm×100mm

产品配置:
 - DM6437开发板/ICETEK-DM6437-A1
 - 通用开发系统/ICETEK-XDS100 V2+1
 - S60多功能教学实验箱:1
 - 产品配套光盘:1
 - 产品使用说明书

二、DSP实验项目:

1)指示灯控制实验

2)拨码开关控制LED实验I

3)拨码开关控制LED实验II

4DSP的定时器

5GPIO中断

6)通用输入输出管脚应用

7)发光二极管阵列显示实验

8)液晶显示器控制显示

9)键盘输入

10)音频信号发生实验

11)有限冲击响应滤波器(FIR)算法实验

12)无限冲击响应滤波器(IIR)算法实验

13)快速傅立叶变换(FFT)算法实验

14)卷积算法实验

15)自适应滤波器算法实验

03

微机

20

IntelP4 2.8G/ DDR333/ 512M/ IDE硬盘 /80G/ CD-ROM/17CRT纯平显示器//独立显卡64M/ 集成声卡 /内置10-100M网卡/(带远程唤醒/远程维护功能)还原卡

04

教师机

1

Intel Pentium4 530 3.2G/双通道,DDR333/512M/160G/DVD-RW/液晶显示器/17/独立显卡/集成10M-100M网卡/集成声卡